Mixed-Signal Blockset
Diseño y simulación de sistemas analógicos y de señal mixta
Mixed-Signal Blockset™ proporciona modelos de componentes y distorsiones, herramientas de análisis y test benches para diseñar y verificar circuitos integrados (ICs) de señal mixta.
Es posible modelar PLLs, convertidores de datos y otros sistemas con distintos niveles de abstracción y explorar una serie de arquitecturas de IC. Podrá personalizar los modelos para incluir distorsiones como los efectos de la cuantización, el ruido y la no linealidad, así como ajustar la descripción del sistema mediante una metodología top-down.
Gracias a los test benches proporcionados, podrá verificar el rendimiento del sistema y aumentar la fidelidad de la simulación mediante el ajuste de las características de medición o los resultados de la simulación a nivel de circuito. La simulación rápida a nivel de sistema mediante solvers de Simulink® de paso variable permite depurar la implementación e identificar defectos de diseño antes de simular el IC a nivel de transistor.
Con Mixed-Signal Blockset es posible simular componentes de señal mixta junto con lógica de control y algoritmos de DSP complejos. Como resultado, los equipos de diseño analógico y digital pueden trabajar a partir de la misma especificación ejecutable.
Comience:
Diseño de PLLs
Diseñe y simule lazos de enganche de fase (PLLs) a nivel de sistema. Las arquitecturas habituales incluyen PLLs de número entero con prescalers de módulo simple o dual y PLLs de número fraccionario con acumuladores o moduladores delta-sigma. Verifique y visualice la respuesta de lazo abierto y lazo cerrado de su diseño.
Diseño de ADCs
Diseñe y simule convertidores de datos analógicos a digitales (ADCs) a nivel de sistema, incluidas las distorsiones de sincronización y cuantización. Las arquitecturas habituales incluyen ADCs flash y SAR (registro de aproximación sucesiva).
Librería de bloques
Diseñe su sistema de señal mixta mediante bloques como bombas de carga, filtros de lazo, detectores de frecuencia de fase (PFDs), osciladores controlados por voltaje (VCOs), divisores de reloj y fuentes de reloj de muestreo, entre otros. Es posible perfeccionar los modelos analógicos en un nivel de abstracción menor mediante Simscape Electrical™.
Imperfecciones de sincronización
Modelice tiempos de subida y caída, velocidades de variación finita y retardos temporales variables en sus lazos de realimentación. Con los efectos de sincronización modelizados, es posible ejecutar simulaciones para evaluar la estabilidad y calcular los tiempos de cierre.
Fluctuación y ruido de fase
Modele la fluctuación de apertura en ADCs y especifique perfiles de ruido de fase arbitrarios en el dominio de la frecuencia para VCOs y PLLs. Visualice los efectos con el scope Eye Diagram.
Test benches
Mida el tiempo de cierre, el perfil de ruido de fase y la frecuencia operativa de PLLs y caracterice el rendimiento de bloques de la librería como VCOs, PFDs y bombas de carga. Mida las características de CA/CC y la fluctuación de apertura de los ADCs.
Integración con entornos de simulación de ICs
Reutilice modelos de señal mixta a nivel de sistema en su entorno de diseño de ICs mediante la cosimulación o la generación de un módulo de SystemVerilog mediante HDL Verifier™. Para la parte digital del sistema, puede generar código HDL sintetizable mediante HDL Coder™.
Bloque Linear Circuit Wizard
Importe una lista de conexiones de SPICE para crear o modificar circuitos lineales
Rendimiento de la simulación
Ejecute simulaciones más rápido utilizando el modo de aceleración en Simulink
Bloque Timing Measurement
Mida métricas de tiempo tales como periodo, frecuencia, tiempo de subida, tiempo de caída, ciclo de trabajo y retraso
Algoritmo de medición de ruido de fase
Mejoras en la medición del ruido de fase utilizando tiempos de cruce cero
Conversor de digital a analógico
Nuevo DAC ponderado binario, además de bloques de medición y banco de pruebas relevantes
Consulte las notas de la versión para obtener detalles sobre estas características y las funciones correspondientes.